کاهش توان نشتی مدارهای ناهمگام در تکنولوژی بسیار زیرمیکرون
thesis
- وزارت علوم، تحقیقات و فناوری - دانشگاه صنعتی امیرکبیر(پلی تکنیک تهران) - دانشکده مهندسی کامپیوتر
- author بهنام قوامی
- adviser حسین پدرام
- Number of pages: First 15 pages
- publication year 1386
abstract
مشکلات مطرح در سیستم های همگام در مدارهای بسیار مجتمع، طراحی های ناهمگام را به عنوان یکی از نامزدهای روشهای طراحی، در تکنولوژی های آینده مطرح کرده است. در ازای مزایای که با استفاده از طراحی ناهمگام حاصل می شود، تعداد ترانزیستورهای مــدار به شدت افزایــش می یابد. کاهش اندازه تکنولوژی و همچنین افزایش حجم مدارها موجب شده است تا توان نشتی به عنوان بخش مهمی از مجموع توان مصرفی تراشه ها در تکنولوژی بسیار ریز میکرون مطرح گردد. مدارهای ناهمگام به دلیل داشتن حجم بالای ترانزیستور، مصرف توان نشتی بالایی دارند؛ لذا نیاز شدیدی به ارایه روش هایی جهت کاهش توان نشتی با حفظ کارایی آنها احساس می شود. در میان روش های طراحی ارایه شده جهت کاهش توان نشتی، روش استفاده ار ترانزیستورهای با ولتاژ آستانه دو(چند)گانه دارای محبوبیت زیادی می باشند. آنچه که در مطلب زیر مد نظر است، ارایه روشی جهت طراحی مدارهای ناهمگام مبتنی بر الگو با ولتاژ آستانه دوگانه می باشد. دراین راستا، مسیله تخصیص ولتاژ آستانه در مدارهای ناهمگام را، با استفاده از گراف گذر حالت و مدل پترینت زمان دار احتمالی، به عنوان یک مسیله بهینه سازی مدل کرده ایم. سپس با استفاده از روش های مکاشفه ای شبیه سازی بازپخت و ژنتیک کوانتمی، راه کارهایی جهت تخصیص بهینه ولتاژ آستانه مطرح می نماییم. برای تخصیص ولتاژ آستانه در مدارهای شرطی، یک معیار موثر جهت آنالیز ایستای کارایی مدارهای ناهمگام دارای قابلیت انتخاب برمبنای پیدا کردن دورهای یک گراف جهت دار ارایه داده ایم. نتایج حاصل از آزمایش های تجربی نشان می دهد که روش ارایه شده می تواند به طور میانگین 65 درصد توان نشتی را در حالت بیکار کاهش دهد، در حالی که کارایی را تنها 7 درصد کاهش می دهد.
similar resources
کنترل و کاهش جریان نشتی در مدارهای دیجیتال cmos با تکنولوژی dsm بمنظور کاهش مصرف توان
عملکرد منطقی پر سرعت با مصرف توان پایین عنصر کلیدی انواع میکروپروسسورها، ابرکامپیوترها، ارتباطات دوربرد و پردازش سیگنالهای دیجیتال است. از آنجاییکه مدارات دینامیک در مقایسه با مدارات cmos استاتیک مرسوم دارای سرعت سوئیچینگ بالاتری بوده و مساحت کمتری را مصرف مینمایند، کاربرد وسیعی در مدارات vlsi پیدا کردهاند. جهت دستیابی به سرعت عملکردی بالای مدار با توان مصرفی پایین، از میان ساختارهای مختلف د...
15 صفحه اولکاهش مصرف توان در پردازنده های دیجیتالی با تاکید بر جریان و توان نشتی
در سال های اخیر به دلیل افزایش سیستم های قابل حمل که منابع تغذیه ی قابل دسترسی محدودی دارند، مصرف توان به یکی از مفاهیم اساسی در طراحی سیستم ها تبدیل شده است. در تکنولوژی های cmos این مصرف توان به دو بخش توان استاتیکی و توان دینامیکی تقسیم می شود. توان استاتیکی معمولا در مدار های با فشردگی پائین قابل صرفنظر است، اما با مقیاس بندی تکنولوژی و افزایش چگالی ترانزیستورها در تراشه ها، بخش عمده ای از ...
15 صفحه اولشبیه سازی و بررسی پارامترهای موثر بر کاهش توان مصرفی در مدارهای ضرب کننده با استفاده از فناوری ترانزیستورهای CNT
در این مقاله، به ارائه یک ضربکننده آنالوگ چهار ربعی مد جریان جدید برپایه ترانزیستور های نانو لوله کربنی میپردازیم. مدارهای مجذورکننده جریان که اخیرا طراحیشده است و آینه جریان، که در ولتاژ تغذیه پایین (1V) کار میکنند، اجزای اساسی در تحقق معادلات ریاضی هستند. در این پژوهش مدار ضربکننده، با استفاده از فناوری CNTFET ،32 نانو متر طراحی میشود و برای معتبر ساختن عملکرد مدار، ضربکننده ارائهشد...
full textبهینه سازی مدارهای ناهمگام به روش slack matching
مسایل و مشکلات مطرح در سیستم های همگام در مدارهای vlsi، ما را به سمت طراحی های ناهمگام سوق داده است. مدارهای ناهمگام با حذف پالس ساعت، بسیاری از مشکلات مطرح در این زمینه را کاهش داده اند. اما به علت مشکلاتی چون کمبود ابزارهای سنتز و بهینه سازی و همچنین سربار بالای مساحت در این مدارات، نمی توان تا حد لازم از این روش طراحی بهره برداری کرد. در این پایان نامه به بهینه سازی این گونه مدارات پرداخته ش...
15 صفحه اولشبیه سازی و بررسی پارامترهای موثر بر کاهش توان مصرفی در مدارهای ضرب کننده با استفاده از فناوری ترانزیستورهای CNT
در این مقاله، به ارائه یک ضربکننده آنالوگ چهار ربعی مد جریان جدید برپایه ترانزیستور های نانو لوله کربنی میپردازیم. مدارهای مجذورکننده جریان که اخیرا طراحیشده است و آینه جریان، که در ولتاژ تغذیه پایین (1V) کار میکنند، اجزای اساسی در تحقق معادلات ریاضی هستند. در این پژوهش مدار ضربکننده، با استفاده از فناوری CNTFET ،32 نانو متر طراحی میشود و برای معتبر ساختن عملکرد مدار، ضربکننده ارائهشد...
full textطراحی مدارهای دینامیک توان پایین، مقاوم در برابر نشتی برای گیتهای عریض در تکنولوژیهای cmos مقیاس نانو
با ادامه روند کوچک شدن طول کانال ترانزیستورها در تکنولوژیهای cmos مقیاس نانو، جریان نشتی افزایش می یابد بطوریکه توان نشتی، مخصوصا در گیتهای عریض، مولفه بسیار زیادی از کل توان تلفاتی سیستم را تشکیل می دهد. از سوی دیگر افزایش جریان نشتی منجر به کاهش مصونیت در برابر نویز مخصوصا در گیتهای دینامیکی عریض (با درون دهی زیاد) می گردد. بنابراین کاهش توان نشتی و افزایش مصونیت در برابر نویز به موضوع مهمی د...
15 صفحه اولMy Resources
document type: thesis
وزارت علوم، تحقیقات و فناوری - دانشگاه صنعتی امیرکبیر(پلی تکنیک تهران) - دانشکده مهندسی کامپیوتر
Hosted on Doprax cloud platform doprax.com
copyright © 2015-2023